工程研究學(xué)院提供的本科課程。數(shù)字系統(tǒng)和微處理器ENGN3213,本課程介紹了數(shù)字系統(tǒng)和微處理器的分析和設(shè)計(jì)。關(guān)鍵主題如下。審查組合邏輯分析和設(shè)計(jì)。同步有限狀態(tài)機(jī)和寄存器傳輸級(jí)別系統(tǒng)的分析和設(shè)計(jì)。使用實(shí)際軟件包的數(shù)字電子系統(tǒng)的計(jì)算機(jī)輔助設(shè)計(jì)。
? ? ? VERILOG硬件描述語(yǔ)言的詳細(xì)介紹。廣泛的硬件實(shí)驗(yàn)室,涉及在FPGA可編程邏輯器件中實(shí)現(xiàn)數(shù)字系統(tǒng)。微處理器設(shè)備,基本架構(gòu)原理和指令集。指令執(zhí)行的硬件解釋。匯編語(yǔ)言和C語(yǔ)言入門基礎(chǔ)。數(shù)字硬件和微處理器系統(tǒng)的共同設(shè)計(jì)。適用于AVR微控制器架構(gòu)的簡(jiǎn)單嵌入式編程。
成功完成后,學(xué)生將具備以下知識(shí)和技能:
1、使用原理圖和Verilog HDL設(shè)計(jì)組合和順序邏輯硬件。遵循適當(dāng)?shù)墓ぷ髁鞒桃酝瓿蓴?shù)字系統(tǒng)設(shè)計(jì)任務(wù)及其在可編程邏輯中的實(shí)現(xiàn)。
? ? ? 2、 通過(guò)有限狀態(tài)機(jī)和寄存器傳輸級(jí)框架分析和設(shè)計(jì)復(fù)雜的數(shù)字系統(tǒng)。
? ? ? 3、在嵌入式編程環(huán)境中展示出對(duì)基本C語(yǔ)言和匯編語(yǔ)言的深刻理解。
? ? ? 4、 描述微處理器和FPGA的體系結(jié)構(gòu),編程和使用,并區(qū)分每種技術(shù)的適當(dāng)應(yīng)用領(lǐng)域。、
? ? ? 5、采用自上而下的設(shè)計(jì)方法來(lái)解構(gòu)設(shè)計(jì)目標(biāo)并將系統(tǒng)要求轉(zhuǎn)換為實(shí)際設(shè)計(jì)。
? ?6、計(jì)劃,執(zhí)行和報(bào)告小組工作的項(xiàng)目。
? ? ? 7、使用許多商業(yè)和開源軟件:ISE WebPACK,ICARUS Verilog,GTKwave,Atmel Studio。
? ? ? 8、 展示實(shí)用的電子測(cè)試臺(tái)技能并使用開發(fā)板。
? ? ? 9、 解釋原理圖和數(shù)據(jù)表。
? ? ?10、 以書面形式有效地交流他們的工作。
圖片歸版權(quán)方所有,頁(yè)面圖片僅供展示。如有侵權(quán),請(qǐng)聯(lián)系我們刪除。凡來(lái)源標(biāo)注“考而思”均為考而思原創(chuàng)文章,版權(quán)均屬考而思教育所以,任何媒體、網(wǎng)站或個(gè)人不得轉(zhuǎn)載,否則追究法律責(zé)任。
添加微信【kaoersi03】(備注官網(wǎng))申請(qǐng)?jiān)嚶?,享專屬套餐?yōu)惠!
kaoersi03